Основывают поколение шифратора POWERLINK на разрешении FPGA. Таким образом, такая же конструкция была достигана на почти такой же цене как конструкция Fieldbus.
Времена цикла могут быть до 400 µs или достигать с низким асинхронным движением данных до 240 µs. Кроме классического режима полинга, в котором оригинал (управляя узел) проводит голосование каждый невольник (контролируемый узел), шифраторы POSITAL поддерживают режимы «приковывать реакции списка избирателей» и «список избирателей передавая по мултиплексу». Это расширение работая режимов позволяет клиентам снабдить новую конструкцию интерфейса эффективную к изготовленным на заказ применениям в врем-критических областях и увеличить ширину полосы частот значительно. Профиль DS-406 CANopen шифратора был перенесен к Powerlink.
Прочие | ||
Производитель | POSITAL FRABA | |
Артикул | IXARC | |
Выходной сигнал | Powerlink | |
Механическая характеристика | со сплошным валом | |
Технология | магнитный | |
Тип | абсолютный |